РУБРИКИ |
Цифровые устройства |
РЕКОМЕНДУЕМ |
|
Цифровые устройстваЦифровые устройства
RS - Триггер имеет два входа S и R, основной и инверсный выходы. В таблица Qt это значение выходного сигнала к моменту подачи управляющих сигналов St и Rt , или его исходное состояние. Qt+1 – новое состояние триггера после подачи управляющих сигналов, которыми являются логические единицы. |Qt |St |Rt |Qt+1| | Рис 1.14.1 На рис 1.14.1 показана процедура минимизации функции Qt+1 с
использованием карты Карно, полученная формула описывает работу RS
триггера, но схемы триггеров строят после преобразования этой формулы,
заменяя операцию умножения на сложение или сложение заменяют умножением. Если заменить сложение на умножение, то получим [pic]. Схемы триггеров, построенные по этим формулам показаны на рис 1.14.2. Первая из схем построена на элементах ИЛИ-НЕ, этот триггер управляется логическими единицами. Таблица его функционирования приведена на рис. 1.14.1. Схема триггера построена по второй формуле на элемента И-НЕ самая распространенная , этот триггер управляется логическими нулями, т.е. имеет инверсные входы. Таблица его функционирования показана на рис 1.14.2. |Qt |St |Rt |Qt+1| | Рис.1.14.2 На рис 1.14.3 показаны временные диаграммы переключения RS – триггера с инверсными входами с учетом задержки переключения каждого элемента на tзад.ср. Из временных диаграмм видно, что задержка полного переключения триггера равна 2tзад.ср . Рис.1.43.3 RS – триггер может быть синхронным. В этом случае кроме двух
информационных входов S и R триггер имеет еще вход синхронизации. Сигналы
на входах S и R лишь подготавливают триггер к нужному переключению, а само
переключение происходит только в момент подачи синхронизирующего импульса. При отсутствии сигнала синхронизации ( С = 0 ) на входах асинхронного Рис. 1.14.4 2. D – триггер. D – триггер, называемый еще триггером задержки может быть
асинхронным и синхронным, но асинхронный D – триггер смысла не имеет, т.к.
имеет один информационный вход D и основной и инверсный выходы. Сигнал Рис 1.14.5 3. Т – триггер На рис 1.14.6 показана схема Т – триггера с элементами задержки. Рис 1.14.6 Если триггер перед подачей очередного входного импульса был сброшен, то логическая единица с его инверсного входа поступает на информационный вход S синхронного RS – триггера (верхний вход элемента D1) и поэтому триггер переключается в состояние «единица». При единичном исходном состоянии единица с основного выхода поступает на вход сброса синхронного RS – триггера и триггер сбрасывается в «0», т.е. опять переключается в противоположное состояние. Устройства задержки в схеме триггера необходимы для того, чтобы легче
было выполнить условие tUвх < tпер.тр. Длительность входного импульса
обязательно должна быть меньше времени переключения триггера, т.к. в
противном случае триггер может переключиться не один раз под действием
одного входного импульса. Создать управляющий импульс короче времени
переключения триггера довольно сложно. Введение задержки, увеличивающей
время переключения уменьшает требования к длительности входного импульса,
но создает усложнение схемы, особенно при её миниатюризации, т.к.
конденсаторы, входящие в состав элементов задержки плохо миниатюризируются. Рис 1.14.7 Двухступенчатый Т – триггер состоит из двух синхронных RS – триггеров
и инвертора. При подаче первого перепада из 0 в1 входного импульса
переключается в противоположное состояние только первая ступень всего
триггера ( первый RS – триггер на элементах D1,D2,D3). Вторая ступень не
меняет своего состояния, т.к. логическая единица со входа триггера через
инвертор D7 поступает на элементы D4 и D5 и обеспечивает на инверсных
входах RS –триггера D6 две единицы и, следовательно, хранение информации на
выходе Т – триггера. При окончании входного импульса логический ноль на
входе сохраняет состояние первой ступени триггера, но меняется на
противоположное второй ступени, т.е. всего Т – триггера. Такое управление
триггером, когда переключение происходит только под действием импульса,
т.е. под действием двух перепадов напряжения называется динамическим
управлением. На рис 1.14.7 показаны условные обозначения двух типов Т –
триггеров с динамическим входом. Верхний триггер имеет динамический
инверсный вход. Это означает, что триггер переключается перепадом из 1 в 0. Т – триггер может быть построен на D – триггере. Если в структурной
формуле D – триггера приравнять D к [pic] то получим [pic]. Полученная
формула совпадает с формой Т – триггера. Вход С D – триггера играет роль
входа Т Т – триггера. Следовательно для получения Т – триггера на основе D 1.14.4 Универсальный JK –триггер. Несинхронный JK – триггер имеет два входа J и K, основной и
инверсные входы. Вход J аналогичен входу S RS – триггера. По этому входу
триггер устанавливается в состояние «1». По входу K триггер сбрасывается в Структурная формула, описывающая работу несинхронного JK – триггера имеет следующий вид: [pic]. JK – триггер называют универсальным, т.к. из него можно сделать любой тип триггера. RS – триггер получается из JK – триггера, когда входы JK используются, как входы S и R соответственно, а запрещенная комбинация не подается. Если в формуле несинхронного JK – триггера J назвать входом D, а на вход K подать [pic], то получим: [pic], что соответствует несинхронному D – триггеру, но т.к. несинхронный D – триггер смысла не имеет, то для получения синхронного D – триггера нужно использовать синхронный JK – триггер. Для получения T – триггера достаточно объединить входы J и K и назвать этот вход входом Т по которому триггер будет переключаться в противоположное состояние, как это должен делать Т – триггер. На рис 1.14.8 показано условные обозначения JK – триггеров и выполнение на основе JK – триггеров другие типы триггеров. несинхр. RS – триггер Т – триггер синхр. D – триггер Рис 1.14.8 4. Регистры. Регистром называют последовательное устройство предназначенное для хранения небольшого объёма цифровой информации (числа). Один из типов регистров, последовательный регистр, позволяет производить над этим числом арифметические операции умножения и деления. Процедура ввода числа в регистр называется записью. Процедура вывода
числа называется считыванием. По способу записи и считывания различают
следующие типы регистр: 1. Параллельный регистр, в котором и запись и
считывание производят в параллельном коде, т.е. во все разряды одновременно
записывается число и одновременно со всех разрядов считывается. 2. Рассмотрим примеры построения схем перечисленных типов регистров. Рис 1.14.9 Информация (число) записывается во все разряды регистра, во все D –
триггеры одновременно, т.е. параллельным кодом. В приведенной на рисунке
схеме считывание выполняется с использованием элементов И – НЕ, часть из
которых превращается в инверторы путем объединения двух входов. При
отсутствии сигнала считывания, которым является логическая единица, т.е.
при нуле на входе считывания, на всех выходах установятся логические нули. 2. Последовательный регистр. последовательный регистр строится на D – триггерах путем соединения выхода каждого триггера со входом «D» следующего. Для записи и считывания одновременно на входы синхронизации всех триггеров подаются тактовые импульсы «ТИ» рис 1.14.10 Рис 1.14.10 Первым тактовым импульсом первая единица старшего разряда числа 101 записывается в первый триггер. Вторым тактовым импульсом в первый триггер записывается значение следующего разряда (в нашем примере 0), а во второй триггер записывается единица, которая была перед приходом второго тактового импульса на выходе первого триггера. Таким образом каждый тактовым импульсом в регистре происходит сдвиг числа на один разряд. Трехразрядное число будет полностью записано в регистр после третьего тактового импульса. При этом на выходе регистра можно просчитать значения разряда, который был записан первым. Для считывания значений следующих двух разрядов нужно подать ещё два тактового импульса. В двоичной системе счисления при сдвиге числа на один разряд в сторону старших разрядов происходит увеличения числа в два раза. При сдвиге числа в сторону младших разрядов число записывается в регистр уменьшается в два раза. Таким образом сдвигающий регистр можно использовать для умножения или деления числа на 2n , где n – количество сдвигов равное количеству под тактовых импульсов. 3. Параллельно – последовательный регистр. В параллельно – последовательном регистре запись информации
происходит в параллельном коде, а считывание в последовательном. На рис Рис 1.14.11 В приведенной схеме JK – триггеры дважды превращены в D – триггеры. 4. Последовательно – параллельный регистр. Для построения последовательно – параллельного регистра достаточно в последовательном регистре организовать параллельное считывание используя дополнительные элементы И – НЕ, как это показано на рис 1.14.12. Рис. 1.14.12 При подаче сигнала «1» на вход «счит» значение разрядов числа с инверсных выходов триггеров поступают на выходы У1, У2, У3 через элементы И – НЕ. 6. Счетчики импульсов. Счетчиком называется устройство, предназначенное для подсчета числа импульсов, поступающих на его вход, и фиксации этого числа в виде кода, хранящегося в триггерах. Счетчик относится к последовательным логическим устройствам. Число разрядов счетчика определяется наибольшим числом подсчитываемых импульсов. В счетчиках имеется один вход и n выходов по числу разрядов. Для установки начального состояния счетчика (сброс в ноль) обычно предусматривается вход сброса. По назначению счетчики могут быть суммирующими, вычитающими и реверсивными. Суммирующие счетчики производят сложение чисел поступающих на вход импульсов с тем числом, которое хранилось в нем. Вычитающие счетчики производят вычитание числа поступающего импульса из начального числа, записанного в нем заранее. Реверсивные счетчики могут производить как сложение, так и вычитание поступающих на вход импульсов в зависимости от управляющих сигналов, меняющих режим работы счетчика. По способу переноса сигнала в старший разряд счетчики могут быть с последовательным, параллельным и сквозным переносом. Счетчики отличаются друг от друга кодом, в котором они работают. Счетчики бывают синхронными, когда счетные импульсы подаются счетные входы всех триггеров, и асинхронными, когда сигнал на счетный вход какого- либо триггера подается с выхода одного из триггеров младших разрядов. Счетчики строятся на Т – триггерах или на универсальных JK – триггерах. Максимальное число, которое может быть записано в счетчике, равно числу его состояний и называется модулем счета Ксч . Счетчик , не имеющий дополнительных связей , имеет модуль счета Ксч = 2n . Счетчики, имеющие модуль счета 2n , называются двоичными. Если Ксч ( 2n, то счетчик называется не двоичным. Одним из недвоичных является двоично-десятичный счетчик. 1. Суммирующий двоичный асинхронный счетчик с последовательным переносом. Рис. 1.14.13 2. Суммирующий двоичный счетчик с последовательным переносом. Наличие сигнала переноса в старший разряд определяется выражениями: P12 = Q1(C1; P23 = Q1(Q2(C; P34 = Q1(Q2(Q3(C, Для любого разряда Pn(n+1) = Q1(Q2(Q3, …, Qn(C . В схеме счетчика с параллельным переносом сигналы переноса в каждый разряд формируются согласно приведенным формулам. Схема счетчика с параллельным переносом показана на рис 1.1.4.14. Рис. 1.14.14 Время установления кода при параллельной организации переноса определяется задержкой переключения одного триггера и временем задержки срабатывания схем И и существенно меньше, чем при последовательном переносе. Недостатком параллельного переноса является то, что при большом числе разрядов требуются схемы И с большим числом входов. 2. Суммирующий счетчик со сквозным переносом. При сквозном переносе триггеры счётчика объединяются в группы, внутри каждой группы осуществляется параллельный перенос, а между группами – последовательный. На рис 1.14.15 представлена схема счетчика со сквозным переносом, каждая группа которого содержит по два триггера. При такой организации переноса все схемы умножения должны быть двухвходовыми. Время установления кода в счетчике со сквозным переносом определяется задержкой переключения триггера, задержка переключения схем И и инвертора в одной группе и количеством групп. Таким образом, быстродействие такого счетчика является промежуточным между быстродействиями счетчиков с последовательным и параллельным переносом. 4. Реверсивный счётчик. Для построения вычитающего счетчика достаточно подать сигнал переноса на триггер старшего разряда не с прямого выхода предыдущего триггера, а с инверсного. Связи между триггерами реверсивного счётчика соответствуют как суммирующему, так и вычитающему счётчику, но работает только одна из связей, которая определяется командой «Реверс» и подается на элемент И–НЕ, включенные в цепи передачи сигнала переноса. Схема реверсивного счётчика показана на Рис 1.14.16. Пример синтеза двоично-десятичного счетчика. Пусть требуется синтезировать асинхронный счетчик, работающий в коде Таблица 1 В таблице n – номер состояния счетчика, меняющийся на единицу при подаче каждого счетного импульса; Q1, Q2, Q3 и Q4 – логические переменные на выходе четырех триггеров, первый триггер с выходом Q1 соответствует первому младшему разряду; J и K – значения соответствующих сигналов на соответствующих входах JK – триггеров. Каждый из универсальных триггеров может переключаться при подаче на
вход С положительного («одиночного») импульса либо при подаче сигнала на
вход С с выхода другого триггера. При этом переключение последующего
триггера происходит тогда, когда предыдущий переключается из «1» в «0». На вход с второго триггера также нужно подать счетные импульсы, так как выходные сигналы ни одного из триггеров не обеспечат его переключения в нужный момент. Вход С третьего триггера нужно соединить с выходом второго, так как его переключение при подаче третьего, пятого, восьмого триггера в эти моменты времени из «1» в «0». По тем же соображениям выход третьего триггера нужно соединить со
входом четвертого. Для определения сигналов на входах J и K заполняют
правую часть табл. 1, используя таблицу функционирования JK – триггера Таблица 2 Перенесем теперь данные правой части табл. 1 на диаграммы Вейча. В табл. 3 приведена диаграмма Вейча для четырех логических переменных. Принимаем за логические переменные значения сигналов на выходах триггеров и заполним восемь диаграмм Вейча (табл. 4), по которым определим сигналы на входах J и K четырех триггеров. При заполнении диаграмм единицы, нули или прочерк ставятся в тех клетках, в которых находятся соответствующие комбинации выходных переменных Q. Таблица 4 J1 В клетках, в которых функция не определена или её значение не играет
роли (т.е. ставится прочерк), можно помещать любые значения переменных,
чтобы объединить контуром наибольшее количество клеток. Так, в табл. 4 для Рис 1.14.17 Синтез синхронных счетчиков производится аналогично, но счетные
импульсы подаются на входы С всех триггеров, поэтому при подаче каждого
счетного импульса в каждом триггере нужно обеспечивать нужные значения J и Rt Qt St [pic] R 1 Q S [pic] S T Q [pic] 1 S R & & S T Q [pic] S t t & & C D & & D2 D1 D3 D4 D T Q [pic] S T Q [pic] C C D4 D3 D2 D1 & & & & R S Т D4 D3 D2 D1 & & & & S [pic] D7 Т [pic] D4 D2 D1 & & & & D3 D5 D6 1 TT TT 1 T J
J
T C J
T S
J
T T с динамическим инверсным входом синхронизации C J
T C J
T 1 D D
T D
T D
T & & & & & & У1 У2 У3 Х1 Х2 Х3 зап. счит. D
T D
T D
T вых вх. инф ТИ 1 0 1 инф. t ТИ t t Q1 Q2 t 0 1 0 1 t Q3=У & S C T S C T & & & & & S C T вых х1 х2 х3 зап счит D
T & & & D
T D
T У3 У2 У1 зап вход счит S KR C T С С T S KR C С S KR C T С S KR C T C1 K Q1 Q2 Q3 Q4 1 1 1 Т С & Т С Т С & Т С & Q2 Q1 Q3 Q4 вх С Q1 С S KR C T & & & & С S KR C T Q2 & & С S KR C T Q3 Q4 С S KR C T R Рис. 1.14.15 R & & X1 & |0101 |0111 |0110 |0100 |
& & С С S KR C T Q1 & S KR C T Q2 Рис 1.14.16 Q3 + - Реверс «1» С S KR C T X2 X3 X4 Таблица 3 |0 |1 |- |- |
J2 K2 |- |- |- |- |
|- |1 |- |- |
|- |1 |- |- |
|- |- |- |- |
С J K C T1 С J K C T2 С J K C T3 С J K C T4 Q4 Q33 Q2 Q1 Вх |
|
© 2010 |
|