РУБРИКИ |
Motorola MC68HC705C8 |
РЕКОМЕНДУЕМ |
|
Motorola MC68HC705C8Motorola MC68HC705C8Однокристальная микроЭВМ МС68НС705С8 Введение Однокристальная микроЭВМ (далее ОЭВМ) МС68НС705С8 входит в серию Дополнительным преимуществом КМОП-структуры является то, что компоновка
схемы полностью статична, т.е. ОЭВМ может работать при любой частоте
синхронизации, меньшей, чем гарантированный максимум. Эта особенность может
использоваться в целях экономии энергии, так как ее потребление возрастает
с увеличением частоты синхронизации. Кроме того, для снижения потребления
энергии используются еще два программно-управляемых режима работы с
экономией энергии: Ожидание (WAIT) и Останов (STOP). Благодаря этим режимам Индекс "705С8" в названии говорит о принадлежности данной ОЭВМ к серии Кроме упомянутых ОЭВМ, серия М68НС05 включает в себя ОЭВМ с драйверами
жидкокристалических, вакуумных и других дисплеев, ЦАП и АЦП, таймерами, СОДЕРЖАНИЕ Страница Введение 1 СОДЕРЖАНИЕ 2 1. Программная модель ОЭВМ МС68НС705С8. 3 1.1 Внутренняя структура. 3 1.2 Память. 5 1.3 Регистры. 6 1.4. Режимы адресации. 9 1.5. Набор команд. 15 2. Аппаратные средства 28 2.1 Линии (порты) параллельного ввода-вывода. 28 2.2 Система прерываний. 29 2.3 Таймер и связанные с ним устройства. 33 2.4 Последовательный интерфейс 36 3. Специальные режимы работы. 47 3.1 RESET. 47 3.2 Режимы с пониженным энергопотреблением. 49 Приложение 1. Расположение и назначение выводов МС68НС705С8. 51 Приложение 2. Типовая схема подключения МС68НС705С8. 54 1. Программная модель ОЭВМ МС68НС705С8. 1.1 Внутренняя структура. ОЭВМ имеет ряд отличительных особенностей в аппаратном и программном обеспечении, которые перечислены ниже: Особенности аппаратного обеспечения: КМОП-структура с высокой плотностью компоновки; 8-разрядная архитектура; режимы малого потребления энергии (Ожидание, Останов, и режим сохранения данных); 24 двунаправленные линии ввода-вывода. 7 однонаправленных линий (только ввод). 2 линии ввода-вывода таймера. тактовая частота при питании 5В - до 2.1 МГц, при питании 3В - до1 40-выводной корпус с двумя рядами выводов либо 44-выводной квадратный пластиковый корпус. Особенности программного обеспечения: совместимость снизу вверх в программном обеспечении с M146805 КМОП серией; эффективный набор команд; гибкость в управлении с помощью прерываний; режимы индексной адресации для организации массивов и таблиц; обмен с внешними устройствами, включенными в адресное пространство; два режима низкого потребления энергии. Внутренняя структура ОЭВМ представлена на рисунке 1-1. Блок
центрального процессора содержит 8-битовое арифметико-логическое устройство В состав систем ввода-вывода входят асинхронный последовательный интерфейс связи (SCI), последовательный периферийный интерфейс (SPI) и 16- битовый программируемый таймер. Диспетчер синхронизации и таймер времени выполнения программы следят, соответственно, за наличием сигнала синхронизации на внутренней шине (в противном случае происходит RESET), а также за временем выполнения прикладной программы, которая должна периодически сбрасывать таймер, в противном случае система считает, что произошел сбой программы и формирует RESET. Тактовый генератор может функционировать как с использованием внешнего сигнала синхронизации, так и с помощью кварцевого резонатора. Схемы подключения для обоих случаев приведены в Приложении 2. [pic] Рис. 1-1. Внутренняя структура ОЭВМ. 24 линии ввода-вывода объединены в порты А, В и С, которые могут быть запрограммированы либо на ввод, либо на вывод информации. 7 линий порта D работают только в режиме ввода информации, но могут программно переключаться на работу в режиме обслуживания последовательного интерфейса связи (Serial Communication Interface, далее SCI), либо в режиме последовательного периферийного интерфейса (Serial Periferal Interface, далее SPI). Выводы TCAP и TCMP позволяют с помощью таймера реализовывать функции фиксации времени внешнего события (например, для измерения длительности внешнего импульса), и выполнения какой-либо операции в определенный момент времени (например, для формирования выходного сигнала в реальном времени). Вывод Vpp используется для программирования ППЗУ, и при нормальной работе соединяется с выводом питания Vdd. Рассмотрим подробнее каждый из элементов ОЭВМ. 1.2 Память. Память ОЭВМ MC68HC705C8 включает в себя от 176 до 304 байт ОЗУ, 240 байт ПЗУ и от 7600 до 7744 байт программируемого ПЗУ. МС68HC705C8 имеет 4 различных типа конфигурации памяти, как показано на рис. 1-2. [pic] Рис. 1-2 Карта памяти ОЭВМ Конфигурация задается записью в биты RAM0 и RAM1 регистра конфигурации |RAM0 |RAM1 |ОЗУ байт |ППЗУ байт | Таким образом, конфигурация памяти может быть изменена в любой момент в ходе выполнения программы. 1.3 Регистры. Как видно из структурной схемы, ОЭВМ содержит следующие регистры: 5 регистров ЦП, регистр конфигурации, программный регистр (регистр команд программирования). Назначение и структуру этих регистров мы рассмотрим в этом разделе. Кроме того, в состав ОЭВМ входят регистры портов, регистры таймера, последовательных интерфейсов и другие, все эти регистры будут рассмотрены в соответствующих разделах. Регистр конфигурации ( OPTION ), имеющий адрес 1FDFH во встроенной
памяти, используется для задания режима обнаружения внешних прерываний Регистр конфигурации *бит SEC является ячейкой ППЗУ. Ниже приводятся функции каждого бита регистра конфигурации. RAM0-бит конфигурации памяти. при RAM0=1 32 байта с адреса 0030H становятся равными 0. Адреса с RAM1-бит конфигурации памяти. при RAM1=1 96 байт, начиная с адреса 0100H, становятся равными FFH. SEC-бит блокировки загрузчика. Он показывает, откуда будет производиться начальная загрузка ОЭВМ: из ППЗУ либо из внешнего источника по последовательному интерфейсу. при SEC=1 загрузчик блокирован. ОЭВМ работает в однокристальном режиме. при SEC=0 загрузчик разблокирован, управление после RESET передается встроенной программе, осуществляющей начальную загрузку встроенной памяти из внешнего устройства по последовательному интерфейсу. Бит SEC физически расположен в ППЗУ и не изменяется при общем сбросе. IRQ -режим обнаружения запросов на прерывание от внешних устройств. при IRQ=1 вывод IRQ/ микропроцессора реагирует как на низкий уровень сигнала на этом выводе, так и на перепад из высокого уровня в низкий. при IRQ=0 ОЭВМ реагирует только на перепад из высокого в низкий уровень на входе IRQ. Регистр команд программирования (PROG), расположенный по адресу 001СН, используется для установки режима при программировании ППЗУ. Регистр команд программирования LAT-бит определяет доступ к триггеру программирования ППЗУ. при LAT=1-разрешен доступ к данным ППЗУ и адресной шине для программирования на следующем цикле записи байта. при LAT=0-доступ запрещен. Бит LAT может быть записан и прочитан. PGM-разрешение/запрет программирования. при PGM=1 напряжение программирования подается на ППЗУ. при PGM=0 напряжение программирования отключено. Если бит LAT сброшен, PGM не может быть установлен в 1. Центральный процессор содержит 5 регистров, показанных на рис. 1-3. [pic] Рис. 3 Регистры ЦП. Аккумулятор (A)-это 8-битный регистр общего назначения, в котором хранятся операнды, результаты арифметических операций, а также данные, с которыми производятся какие-либо операции. Аккумулятор также используется и для логических операций. Индексный регистр (X)-используется либо при индексном режиме адресации, либо как вспомогательный аккумулятор. Этот регистр может быть загружен как непосредственно, так и из памяти, может быть сохранен в ячейке памяти или сравнен с ее содержимым. Программный счетчик (PC)-это 13-битовый регистр, содержащий адрес команды, следующей за выполняемой, либо адрес операнда, входящего в код программы. Шина адреса MC68HC705C8 имеет разрядность 13 бит, что позволяет адресовать 8 Кб памяти. Указатель стека (SP), как и программный счетчик, является 13-битным
регистром, содержащим адрес следующей (свободной) ячейки стека. Во время
начальной установки, либо при выполнении команды "Сброс указателя стека" Регистр признаков (СС) содержит 5 флагов, устанавливающихся в
зависимости от результата выполнения арифметических и других команд. Этими
флагами являются: флаг полупереноса (Н), флаг отрицательного результата Флаг полупереноса (Н)-используется для операций с числами в двоично- десятичном коде и изменяется при операциях сложения (ADD) и сложения с флагом переноса (ADC). Бит Н устанавливается в 1 при возникновении переноса из бита 3 в бит 4. Бит маскирования прерываний (I)-запрещает все маскируемые прерывания при установке его в 1. Бит I автоматически устанавливается при возникновении любого прерывания сразу же после сохранения регистров в стеке, но до передачи управления по вектору прерывания. Если внешнее прерывание происходит в тот момент, когда ,бит I установлен в 1, то запрос на прерывание фиксируется и обрабатывается после сброса бита I. После обслуживания прерывания, команда возврата из прерывания (RTI) восстанавливает содержимое регистров. Таким образом, после обработки прерывания I-бит сбрасывается, а при начальной установке ОЭВМ бит I устанавливается в 1 и может быть сброшен программно. Флаг отрицательного результата (N) устанавливается в 1, если результат последней операции является отрицательным числом, и сбрасывается в противоположном случае. Флаг нулевого результата (Z) устанавливается в 1, если результатом последней операции является 0 и сбрасывается в противоположном случае. Флаг Перенос (заем) (С) индицирует, что произошел перенос в результате операции сложения, либо заем при вычитании. Операции сдвига и циклического сдвига происходят через этот бит, что дает возможность осуществлять операции сдвига с операндами из нескольких слов. 1.4. Режимы адресации. ОЭВМ МС68НС705С8 использует восемь режимов адресации, определяющих способ доступа к данным, требуемым для выполнения команд. Способы адресации, поддерживаемые ОЭВМ МС68НС05С8, перечислены ниже: неявная; непосредственная; прямая; расширенная; индексная без смещения; индексная с 8-разрядным смещением; индексная с 16-разрядным смещением; относительная. Команды с неявной адресацией либо не имеют операндов, либо содержат
указание на операнд в мнемонике команды. К таким командам относятся,
например, команды возврата из прерывания (RTI), останова (STOP) и т.д. Таблица 1-1. Команды, использующие неявную адресацию. |Команда |Мнемоника | Пример: 0200 4С INCA Инкремент аккумулятора Производимые действия: $0200 $4C [1], [2], [3] Объяснение: [1] процессор читает код операции $4C - инкремент аккумулятора; [2], [3] процессор считывает содержимое аккумулятора, увеличивает на 1, запоминает новую величину в аккумуляторе, в соответствии с результатом устанавливает биты в регистре флагов. При непосредственной адресации операнд первый операнд находится в
аккумуляторе или индексном регистре, а второй является частью кода команды. Таблица 1-2. Команды, использующие непосредственную адресацию. |Команда |Мнемоника | Пример: 0200 А6 02 LDA #$02 Загрузить аккумулятор константой $02 Производимые действия: $0200 $A6 [1] $0201 $02 [2] Объяснение: [1] ЦП читает код операции $A6 - загрузить аккумулятор константой, следующей за кодом операции [2] ЦП читает константу $02 по адресу $0201 и записывает ее в аккумулятор. Команды с прямой адресацией имеют доступ к первым 256 ячейкам памяти и имеют длину два байта. Первым байтом является код команды, второй байт представляет собой младший байт адреса операнда. При использовании прямой адресации ЦП автоматически устанавливает в $00 старший байт адреса операнда. Исключение составляют команды BRSET и BRCLR, занимающие три байта и использующие прямую адресацию для доступа к операнду и относительную адресацию для определения точки перехода. В Таблице 1-3 представлены команды, которые используют режим прямой адресации к памяти. Таблица 1-3. Команды, использующие прямую адресацию к памяти. |Команда |Мнемоника | Пример: 0200 В6 50 LDA $50 Загрузить аккумулятор содержимым ячейки с адресом $50 Производимые действия: $0200 $B6 [1] $0201 $50 [2] и [3] Объяснение: [1] процессор читает код операции $В6 - загрузить аккумулятор, используя прямую адресацию. [2] процессор считывает $50 по адресу $0201. $50 интерпретируется как младший байт 16-ти разрядного адреса. [3] процессор считывает содержимое ячейки $0050 и помещает его в аккумулятор. Команды, использующие расширенную адресацию, имеют доступ к любому адресу памяти и представлены в табл. 1-4. Длина таких команд составляет три байта, первый из которых является кодом операции, второй и третий байт - соответственно старшим и младшим байтом адреса операнда. Таблица 1-4. Команды, использующие расширенный способ адресации. |Команда |Мнемоника | Пример: 0200 С6 06 Е5 LDA $05E5 Загрузить аккумулятор содержимым ячейки с адресом $05Е5 Производимые действия: $0200 $C6 [1] $0201 $05 [2] $0202 $E5 [3] Объяснение: [1] процессор читает код операции $C6 - загрузить аккумулятор, используя расширенную адресацию. [2] процессор считывает $06 по адресу $0201. $06 интерпретируется как старший байт 16-ти разрядного адреса. [3] процессор считывает $E5 по адресу $0202. $E5 интерпретируется как младший байт 16-ти разрядного адреса [4] процессор считывает содержимое ячейки $06E5 и помещает его в аккумулятор. Индексная адресация без смещения часто используется для перемещения по таблице или хранения адреса обращения к RAM или регистру ввода/вывода. В таблице 1-5 приведен список команд, которые используют индексную адресацию без смещения. Команды, использующие индексную адресацию без смещения, имеют длину один байт и имеют доступ к переменным в пределах первых 256 ячеек памяти. Индексный регистр в этом случае содержит младший байт адреса операнда. ЦП автоматически устанавливает в $00 старший байт адреса операнда, поэтому эти команды имеют доступ к адресам от $0000 до $00FF. Таблица1-5. Команды, использующие индексную адресацию. |Команда |Мнемони|Без |8 бит |16 бит | Команды с индексной адресацией с 8-разрядным смещением имеют длину два
байта, что позволяет обращаться к операндам в пределах первых 511 байт. Индексную адресацию с 16-разрядным смещением удобно использовать для выбора k-го элемента в таблице из n элементов в любой точке адресного пространства. Как и в случае прямой и расширенной адресации, ассемблер фирмы Motorola определяет автоматически наиболее короткую форму индексной адресации. В Таблице 1-5 приведен список команд, которые используют индексную адресацию с 16-разрядным смещением. Относительная адресация используется только командами перехода и
битового сравнения. ЦП вычисляет адрес перехода посредством сложения байта,
следующего за кодом операции, с содержимым программного счетчика, если
выполняется условие перехода. Если условие перехода не выполняется,
процессор переходит на выполнение следующей команды. Чтобы определить
направление перехода, смещение является знаковой величиной, дополнение
байта до двух дает переход в пределах от -127 до 128 байт от адреса
команды, следующей за командой перехода. При использовании ассемблера фирмы Таблица 1-6. Команды, использующие относительную адресацию. |Команда |Мнемоника | 1.5. Набор команд. Команды процессора можно разделить на следующие группы: команды пересылки данных команды передачи управления арифметические и логические команды, битовые операции. Рассмотрим работу команд каждой группы подробнее. При этом будем использовать следующие условные знаки; Операнды: ()-содержимое регистра или ячейки памяти -загружается из -извлекается из стека -загружается в стек * -логическое умножение (И) +-арифметическое сложение (кроме тех случаев, где используется как ИЛИ в логических операциях) х-умножение -отрицание Регистры: AC -аккумулятор CCR -регистр признаков Х -индексный регистр РС -программный счетчик РСН -старший байт программного счетчика PCL -младший байт программного счетчика SP -указатель стека Память и адресация: М -ячейка памяти либо ее содержимое в зависимости от режима адресации Rel -относительное смещение Биты регистра признаков: H, I, N, C, Z-в соответствии с главой 1.3 Состояние определенных бит до выполнения операции (n=7, 6, ... , 0): An -бит n аккумулятора Xn -бит n индексного регистра Mn-бит n ячейки памяти Состояние определенных бит после выполнения операции: Rn-бит n результата При описании изменения состояния флагов в регистре признаков после буквенного обозначения флага будет следовать формула, определяющая состояние регистра после данной команды. Подразумевается, что если флаг не упоминается, то его содержимое не изменяется. Команды пересылки данных. LDA Загрузить аккумулятор содержимым ячейки памяти. Команда пересылает содержимое ячейки памяти в аккумулятор. В соответствии с записываемыми в аккумулятор данными устанавливаются биты в регистре признаков. N R7 . Устанавливается, если установлен старший бит аккумулятора, в противном случае сбрасывается. Z R7*R6*R5*R4*R3*R2*R1*R0 Устанавливается, если в аккумуляторе $00, иначе сбрасывается. LDX Загрузить индексный регистр содержимым ячейки памяти. Команда пересылает содержимое ячейки памяти в индексный регистр. В соответствии с записываемыми данными устанавливаются разряды регистра признаков. N R7 Устанавливается, если установлен старший бит индексного регистра, в противном случае сбрасывается. Z R7*R6*R5*R4*R3*R2*R1*R0 Устанавливается, если в индексный регистр записано число $00, иначе сбрасывается. STA Записать содержимое аккумулятора в ячейку памяти. Переместить содержимое аккумулятора в ячейку памяти. Содержимое аккумулятора остается неизменным. N R7 Устанавливается, если установлен старший бит аккумулятора, в противном случае сбрасывается. Z R7*R6*R5*R4*R3*R2*R1*R0 Устанавливается, если в аккумулятор записано число $00, иначе сбрасывается. STX Записать содержимое индексного регистра в ячейку памяти. Переместить содержимое индексного регистра в ячейку памяти. Содержимое индексного регистра не изменяется. N R7 Устанавливается, если установлен старший бит в пересылаемом байте, в противном случае сбрасывается. Z R7*R6*R5*R4*R3*R2*R1*R0 Устанавливается, если пересылаемое число $00, иначе сбрасывается. TAX Записать содержимое аккумулятора в индексный регистр X(AC) Записать в индексный регистр содержимое аккумулятора. Содержимое аккумулятора не изменяется. Регистр признаков не изменяется. TXA Записать содержимое индексного регистра в аккумулятор AC(X) Записать в аккумулятор содержимое индексного регистра. Содержимое индексного регистра не изменяется. Регистр признаков не изменяется. CLR Обнулить. AC $00 или M $00 или X $00 В аккумулятор, индексный регистр или ячейку памяти записывается ноль. N 0 Z = 1 RSP Инициализация указателя стека. SP$00FF Установить указатель стека на вершину стека. Регистр признаков не изменяется. Команды передачи управления. Команды передачи управления включают в себя команды безусловного
перехода, команды вызова подпрограммы и возврата из нее, а также команды
условных переходов (ветвления) по различным условиям (состояниям флагов) и
по состоянию битов. Команды ветвления вызывают переход по состоянию любого
бита из первых 256 ячеек памяти. Эти команды имеют длину три байта и
являются комбинацией прямой и относительной адресации. Прямо адресуется бит
для тестирования, адрес которого содержится во втором байте команды. Третий
байт представляет собой знаковое смещение для перехода по состоянию бита. BRA Безусловный переход. Команда осуществляет безусловный переход по адресу, вычисляемому по приведенной ниже формуле, где Rel - относительное смещение, которое содержится в последнем байте кода команды. PC (PC)+$0002+Rel. В исходном тексте адрес перехода задается абсолютным значением, символом или выражением, которое может быть вычислено ассемблером (заметим, что правила записи меток или выражений для вычисления адреса перехода могут различаться при использовании разных ассемблеров). Ассемблер вычисляет смещение Rel из абсолютного адреса перехода и текущего значения программного счетчика PC. Регистр признаков не изменяется. BRN Нет перехода. Команда используется как двухбайтовый вариант команды NOP (нет операции) при отладке программ, когда нужно отменить действие команды перехода, и выполняется за 3 цикла. Действие этой команды противоположно действию команды BRA. Регистр признаков не изменяется. BRCLR Переход, если бит n ячейки памяти равен 0. PC (PC)+$0003+Rel Если бит n ячейки M равен нулю. Команда проверяет бит n ячейки памяти M на равенство нулю. Переход
осуществляется, если проверяемый бит равен нулю. M может быть в адресном
пространстве RAM или регистров ввода/вывода в пределах от $0000 до $00FF C Устанавливается, если Mn=1, иначе сбрасывается. BRSET Переход, если бит n ячейки памяти равен 1. PC (PC)+$0003+Rel Если бит n ячейки M равен единице. Команда проверяет бит n ячейки памяти M на равенство единице. Переход
осуществляется, если проверяемый бит равен единице. M может быть в адресном
пространстве RAM или регистров ввода/вывода в пределах от $0000 до $00FF C Устанавливается, если Mn=1, иначе сбрасывается. BHI Переход, если больше. PC(PC)+$0002+Rel Если (C)+(Z)=0 т.е. если (AC)>(M) (беззнаковые двоичные числа) Возникает переход, если оба бита C и Z регистра признаков сброшены в
ноль. Когда команда BHI используется сразу после выполнения команд CMP или Регистр признаков не изменяется. BLS Переход , если меньше или равно. PC(PC)+$0002+Rel Если [(C)+(Z)]=1 т.е. если (AC)(M) (беззнаковые двоичные числа) Возникает переход, если бит C или Z регистра признаков установлен в единицу. Когда команда BLS используется сразу после выполнения команд CMP или SUB, возникает переход, если беззнаковое число, содержащееся в аккумуляторе, меньше или равно беззнакового числа в ячейке памяти M. Регистр признаков не изменяется. BCC Переход, если сброшен флаг переноса. PC(PC)+$0002+Rel Если (C)=0 Команда BCC является полным аналогом команды BHS. Проверяется состояние бита C регистра признаков. Переход возникает, если бит С сброшен. Регистр признаков не изменяется. BHS Переход, если больше или равно. Команда BHS является полным аналогом команды BCC. Мнемонику BCC принято использовать после команд CMP и SUB, так как переход в данном случае возникает, если беззнаковое число в аккумуляторе больше или равно беззнакового числа, содержащегося в ячейке памяти M. BCS Переход, если установлен флаг переноса. PC(PC)+$0002+Rel Если (C)=-1 Команда BCS является полным аналогом команды BLO. Тестируется состояние бита C регистра признаков. Если бит C установлен в единицу, возникает переход. Регистр признаков не изменяется. BLO Переход, если меньше. PC(PC)+@0002+Rel Если (C)=1 т.е. если (ACCX) |
|
© 2010 |
|